Hsiuping University of Science and Technology Institutional Repository : Item 310993100/2525
English  |  正體中文  |  简体中文  |  Items with full text/Total items : 4343/7642
Visitors : 3984447      Online Users : 887
RC Version 3.2 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
Scope Adv. Search
LoginUploadHelpAboutAdminister

Please use this identifier to cite or link to this item: http://ir.hust.edu.tw/dspace/handle/310993100/2525

Title: 具共享控制電路之單埠靜態隨機存取記憶體
Authors: 鐘國升
温勝雄
Contributors: 電機工程系
Date: 2010-12-18
Issue Date: 2011-10-20T13:01:54Z
Abstract: 本專題提出一種「具共享控制電路之單埠靜態隨機存取記憶體」,主要包括記憶體陣列以及複數個控制電路,記憶體陣列係由複數個記憶體區塊所組成,每一記憶體區塊設置一個控制電路,且每一記憶體區塊更包括複數個記憶體晶胞,每一記憶體晶胞則由一NMOS 存取電晶體M3、二NMOS驅動電晶體M1 和M2、二PMOS 負載電晶體P1 和P2 及第一和第二讀取用電晶體M4 和M5 所組成。每一控制單元係連接至對應記憶體區塊中之每一記憶晶胞的二NMOS 驅動電晶體M1 和M2 的源極端,以便因應不同操作模式而控制源極端的源極電壓,於寫入模式時,將選定晶胞中較接近寫入用位元線WBL 的驅動電晶體M1 的源極設定成較接地電壓為高的預定電壓且將選定晶胞中另一驅動電晶體M2 的源極電壓設定成接地電壓,以便防止寫入邏輯1 困難的問題,於待機模式時,將所有記憶體晶胞中的驅動電晶體的源極電壓設定成較接地電壓為高的預定電壓,以便降低漏電流;而於讀取模式時則將所有記憶體晶胞中的驅動電晶體的源極電壓設定成接地電壓,以便維持讀取穩定度。
Appears in Collections:[Department of Electrical Engineering & Graduate Institute] Monograph

Files in This Item:

File SizeFormat
全文.pdf7410KbAdobe PDF1403View/Open

All items in HUSTIR are protected by copyright, with all rights reserved.

 


DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - Feedback