Hsiuping University of Science and Technology Institutional Repository : Item 310993100/3566
English  |  正體中文  |  简体中文  |  Items with full text/Total items : 4343/7642
Visitors : 3976550      Online Users : 717
RC Version 3.2 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
Scope Adv. Search
LoginUploadHelpAboutAdminister

Please use this identifier to cite or link to this item: http://ir.hust.edu.tw/dspace/handle/310993100/3566

Title: 新型低功率雙邊緣觸發正反器設計
Authors: 余建政;陳冠廷
Contributors: 修平科技大學電機工程所
Keywords: 低功率
雙邊緣觸發正反器
資料傳輸率
Date: 2012-03
Issue Date: 2013-08-15T03:15:07Z
Abstract: 在相同的時脈頻率下,雙邊緣觸發正反器能夠提供兩倍於單邊緣觸發正反器的資料傳輸率。在低功率 VLSI 電路設計中,雙邊緣觸發正反器的使用已廣泛的受到重視。
本文提出一種新型低功率雙邊緣觸發正反器電路設計,並與四篇先前之雙邊緣觸發正反器電路,在不同工作電壓和不同工作頻率下,針對功率損耗和功率延遲乘積(Power-Delay Product; PDP)加以分析比較。
本論文係使用 TSMC 180nm 的製程技術模擬。根據模擬結果顯示,本論文所提出之雙邊緣觸發正反器能有效減少功率損耗達 53.8%,並能改善功率延遲乘積達70%。
Relation: 修平學報 24, 59-68
Appears in Collections:[Department of Electrical Engineering & Graduate Institute] Journal

Files in This Item:

File SizeFormat
24-05.pdf957KbAdobe PDF4203View/Open

All items in HUSTIR are protected by copyright, with all rights reserved.

 


DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - Feedback