摘要: | 本專題提出之具低功率消耗之NMOS樹骨牌式電路於操作模式時,藉由該第一控制電路的設置以及將該時脈之邏輯高電位設定為較一第一電源電壓為高之一第二電源電壓,可使得於求值相位期間呈關閉狀態之該第一PMOS電晶體的閘源極電壓與基底源極電壓均為一正值,因此可有效減少操作模式時之功率消耗。 再者,於待機模式時,藉由該第二控制電路的設置以及將一待機指示信號之邏輯高電位設定為較該第一電源電壓為高之該第二電源電壓,以禁能該反相器以及該第二PMOS電晶體,並且將呈關閉狀態之該第一PMOS電晶體的閘源極電壓與基底源極電壓均設定為一正值,因此可有效減少待機模式時之功率消耗。結果,整體觀之本專題提出之具低功率消耗之NMOS樹骨牌式電路可有效地減少功率消耗。 |