資料載入中.....
|
請使用永久網址來引用或連結此文件:
http://ir.hust.edu.tw/dspace/handle/310993100/590
|
題名: | 具低雜訊之輸出緩衝電路及方法 |
作者: | 蕭明椿 |
貢獻者: | 修平技術學院 |
日期: | 2007-12-01
|
上傳時間: | 2008-11-06T08:23:20Z
|
摘要: | 本發明提出一種新穎之具低雜訊的輸出緩衝電路及方法,其不但電路結構簡單,並且也可有效防止接地電壓位準浮動以及避免雜訊的發生,同時,亦可提升整個晶片之穩定度。該輸出緩衝電路主要係於組成CMOS反相器之PMOS電晶體M1以及NMOS電晶體M2的串聯電路之間,增添一過電流吸收電路1。當輸入信號IN由高位準變為低位準時,該 PMOS電晶體M1導通,而該NMOS電晶體M2則呈關閉狀態,此時過電流吸收電路1係呈導通狀態,俾藉此以吸走部份的該PMOS電晶體M1之汲極電流,並使得第一NPN電晶體Q1的基極電流減少,從而減少瞬間流經第二NPN電晶體Q2之集極電流(即輸出電流),結果,輸出電流的電流變化率變得較緩和,並且輸出電流的最大值變得更小,因此不但可有效抑制接地端所感應之瞬間電位差,並且可避免接地電壓位準的浮動以及雜訊的發生,同時亦可提升整個晶片之穩定度。 |
顯示於類別: | [電機工程系(含碩士班)] 專利
|
文件中的檔案:
檔案 |
描述 |
大小 | 格式 | 瀏覽次數 |
I290794-1.pdf | | 151Kb | Adobe PDF | 1741 | 檢視/開啟 | I290794-2.pdf | | 20Kb | Adobe PDF | 1746 | 檢視/開啟 |
|
在HUSTIR中所有的資料項目都受到原著作權保護.
|