Hsiuping University of Science and Technology Institutional Repository : Item 310993100/3781
English  |  正體中文  |  简体中文  |  Items with full text/Total items : 4342/7641
Visitors : 3554180      Online Users : 130
RC Version 3.2 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
Scope Adv. Search
LoginUploadHelpAboutAdminister

Please use this identifier to cite or link to this item: http://ir.hust.edu.tw/dspace/handle/310993100/3781

Title: 具待機啟動電路之單埠靜態隨機存取記憶體 SINGLE PORT SRAM WITH STANDBY START-UP CIRCUIT
Authors: 蕭明椿;林弘軒
Contributors: 修平科技大學
Date: 2012-09-21
Issue Date: 2013-08-28T03:17:46Z
Abstract: 本創作提出一種具待機啟動電路之單埠靜態隨機存取記憶體,其主要包括一記憶體陣列、複數個控制電路(2)以及一待機啟動電路(3),該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞設置一個控制電路,且每一記憶體晶胞(1)係包括一第一反相器(由一第一PMOS電晶體P1與一第一NMOS電晶體M1所組成)、一第二反相器(由一第二PMOS電晶體P2與一第二NMOS電晶體M2所組成)、一存取電晶體(由第三NMOS電晶體M3所組成)。每一控制單元係連接至對應列記憶體晶胞中之每一記憶體晶胞的該第一NMOS電晶體(M1)的源極以及該第二NMOS電晶體(M2)的源極,以便因應不同操作模式而控制該第一NMOS電晶體(M1)的源極電壓以及該第二NMOS電晶體(M2)的源極電壓,藉此於寫入模式時,可有效防止寫入邏輯1困難之問題,於待機模式時,可有效降低漏電流,而於其他模式時則可維持原有的電氣特性。再者,藉由該待機啟動電路(3)的設計,以有效促使單埠靜態隨機存取記憶體快速進入待機模式,並因而有效提高單埠靜態隨機存取記憶體之待機效能。
Appears in Collections:[Department of Electrical Engineering & Graduate Institute] Patents

Files in This Item:

File SizeFormat
ga-M438016.pdf107KbAdobe PDF367View/Open

All items in HUSTIR are protected by copyright, with all rights reserved.

 


DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - Feedback