Hsiuping University of Science and Technology Institutional Repository : Item 310993100/600
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 4334/7631
造访人次 : 3182669      在线人数 : 250
RC Version 3.2 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 进阶搜寻

jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.hust.edu.tw/dspace/handle/310993100/600

题名: 三電晶體式動態隨機存取記憶體晶胞 A DRAM OF A 3-TRANSISTOR CELL
作者: 蕭明椿
贡献者: 修平技術學院
日期: 2005-09-21
上传时间: 2008-11-06T08:23:50Z
摘要: 本創作提出一種同時兼具低待機電流及高操作速度之三電晶體式動態隨機存取記憶體晶胞,其係由一寫入電晶體N1、一儲存電晶體N2以及一讀取電晶體N3所組成,其中,該寫入電晶體N1之基底(substrate)係受控於一第一控制電壓BW,該第一控制電壓BW於寫入操作期間,係設定為較接地電壓為高之電壓(例如0.25V),而在寫入操作期間以外之期間,則設定為較接地電壓為低之電壓(例如-0.5V),而該儲存電晶體N2之基底與讀取電晶體N3之基底係連接在一起,並受控於一第二控制電壓BR,該第二控制電壓BR於讀取操作期間,係設定為較接地電壓為高之電壓(例如0.25V),而在讀取操作以外之期間,則設定為較接地電壓為低之電壓(例如-0.5V)。藉此,即可因應動態隨機存取記憶體晶胞之操作模式(寫入操作、讀取操作或待機狀態),而動態調整寫入電晶體 N1、及/或儲存電晶體N2、及/或讀取電晶體N3之臨限電壓,並同時達成低待機電流及高操作速度之雙重功效。
显示于类别:[電機工程系(含碩士班)] 專利

文件中的档案:

档案 描述 大小格式浏览次数
M276302-1.pdf79KbAdobe PDF658检视/开启
M276302-2.pdf12KbAdobe PDF544检视/开启

在HUSTIR中所有的数据项都受到原著作权保护.

 


DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回馈